随着现代芯片设计逐步进入超深亚微米设计阶段,芯片的器件密度越来越大、工作频率越来越高,芯片电源网格的噪声越来越大。电源网格的过大噪声不但能引起功能逻辑上的问题,而且可能由于电流分配的不均匀而严重影响芯片的寿命。目前来看,芯片的电源完整性设计主要面临以下几个困难:
l 芯片电源网络精确建模
l 计算芯片的漏电流、开关电流和内部电流;
l 检查芯片电压降、电迁移;
l 芯片内部器件布局优化;
l 平衡电压与时序的关系;
1. 支持各种标准的RPM\CPM\CPP\CMM模型,可以轻松实现从前端到后端、模拟到数字、芯片到系统的设计仿真和数据分析传递;
2. 支持各种低功耗设计,在设计初期通过代码优化实现功耗降低;在设计后期采用门控功耗单元的设计方法,对供电可关闭模块进行智能配置,有效降低芯片功耗;
3. 支持芯片电源噪声分析,针对门控单元技术中模块开启和关闭过程中的功耗及噪声问题,可以用RedHawk对全芯片或部分芯片单元进行瞬态低功耗分析;
4. 支持芯片的高速I/O接口分析,能对完整的芯片电源分配网络-信号接口串扰链路模型进行高速接口仿真;
5. 支持芯片的电迁移检查、静电击穿检查等各种可靠性分析,可协助完成SOC、模数混合和模拟电路单元在早期原型、电路优化和芯片验收的全阶段工作。
ANSYS芯片电源完整性解决方案实际应用: